

Organização MIPS

## Revisão

| Name       | Fields |                |        |             | Fields      |        |                               |  |
|------------|--------|----------------|--------|-------------|-------------|--------|-------------------------------|--|
| Field size | 6 bits | 5 bits         | 5 bits | 5 bits      | 5 bits      | 6 bits | All MIPS instructions 32 bits |  |
| R-format   | ор     | rs             | rt     | rd          | shamt       | funct  | Arithmetic instruction format |  |
| l-format   | ор     | rs             | rt     | ad          | dress/imme  | diate  | Transfer, branch, imm. format |  |
| J-format   | ор     | Administration | ta     | arget addre | get address |        | Jump instruction format       |  |

**FIGURE 3.19 MIPS instruction formats in Chapter 3.** Highlighted portions show instruction formats introduced in this section.

| MIPS operands                   |                                                                                        |                                                                                                                                                                                                                      |  |  |  |  |  |  |
|---------------------------------|----------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| Name                            | Example                                                                                | Comments                                                                                                                                                                                                             |  |  |  |  |  |  |
| 32 registers                    | \$s0-\$s7, \$t0-\$t9, \$zero,<br>\$a0-\$a3, \$v0-\$v1, \$gp,<br>\$fp, \$sp, \$ra, \$at | Fast locations for data. In MIPS, data must be in registers to perform arithmetic. MIPS register \$zero always equals 0. Register \$at is reserved for the assembler to handle large constants.                      |  |  |  |  |  |  |
| 2 <sup>30</sup> memory<br>words | Memory[0],<br>Memory[4], ,<br>Memory[4294967292]                                       | Accessed only by data transfer instructions. MIPS uses byte addresses, so sequential words differ by 4. Memory holds data structures, such as arrays, and spilled registers, such as those saved on procedure calls. |  |  |  |  |  |  |

#### MIPS assembly language

| Category                | Instruction             |      | Example           | Meaning                                     | Comments                          |
|-------------------------|-------------------------|------|-------------------|---------------------------------------------|-----------------------------------|
|                         | add                     | add  | \$\$1,\$\$2,\$\$3 | \$s1 = \$s2 + \$s3                          | Three operands; data in registers |
| Arithmetic              | subtract                | sub  | \$s1,\$s2,\$s3    | \$s1 = \$s2 - \$s3                          | Three operands; data in registers |
|                         | add immediate           | addi | \$\$1,\$\$2,100   | \$s1 = \$s2 + 100                           | Used to add constants             |
|                         | load word               | 1w   | \$s1,100(\$s2)    | \$s1 = Memory[\$s2 + 100]                   | Word from memory to register      |
|                         | store word              | SW   | \$s1,100(\$s2)    | Memory[\$\$2 + 100] = \$\$1                 | Word from register to memory      |
| Data transfer           | load byte               | 1b   | \$s1,100(\$s2)    | \$s1 = Memory[\$s2 + 100]                   | Byte from memory to register      |
| Data transier           | store byte              | sb   | \$s1,100(\$s2)    | Memory[\$\$2 + 100] = \$\$1                 | Byte from register to memory      |
|                         | load upper<br>immediate | lui  | \$s1,100          | \$\$1 = 100 * 2 <sup>16</sup>               | Loads constant in upper 16 bits   |
|                         | branch on equal         | beq  | \$s1,\$s2,25      | if (\$s1 == \$s2) go to<br>PC + 4 + 100     | Equal test; PC-relative branch    |
| Conditional             | branch on not equal     | bne  | \$s1,\$s2,25      | if (\$s1 != \$s2) go to<br>PC + 4 + 100     | Not equal test; PC-relative       |
| branch                  | set on less than        | slt  | \$s1,\$s2,\$s3    | if (\$s2 < \$s3) \$s1 = 1;<br>else \$s1 = 0 | Compare less than; for beq, bne   |
|                         | set less than immediate | slti | \$\$1,\$\$2,100   | if (\$s2 < 100) \$s1 = 1;<br>else \$s1 = 0  | Compare less than constant        |
| 10 50 T                 | jump                    | j    | 2500              | go to 10000                                 | Jump to target address            |
| Uncondi-<br>tional jump | jump register           | jr   | \$ra              | go to \$ra                                  | For switch, procedure return      |
| uonai jump              | jump and link           | jal  | 2500              | \$ra = PC + 4; go to 10000                  | For procedure call                |

FIGURE 3.20 MIPS assembly language revealed in Chapter 3. Highlighted portions show portions from sections 3.7 and 3.8.

### O processador: datapath e controle

- Podemos agora conhecer a implementação do MIPS;
- Simplificadamente, ela conterá apenas:
  - Instruções de referência à memória: lw, sw;
  - Instruções lógicas e aritméticas: add, sub, and, or, slt;
  - Instruções de controle de fluxo: beq, j.
- Implementação geral:
  - Use o program counter (PC) para oferecer endereços de instruções;
  - Recupere a instrução da memória;
  - Leia registradores;
  - Use a instrução para decidir exatamente o que fazer.
- Todas as instruções usam a ULA depois de ler os registradores
  - Por que? Referência à memória? Aritmética? Controle de fluxo?

#### Mais detalhes de implementação

■ Visão simplificada/ abstrata:



- Dois tipos de unidades funcionais:
  - Elementos que operam sobre valores de dados (combinacionais): Add e ALU;
  - Elementos que contêm estados (sequenciais): registradores e PC (que é um registrador).

#### Mais detalhes de implementação

- add \$s1, \$s2, \$s3
- lw \$s1, 10(\$s2)
- beq \$\$1,\$\$2, Label (falta sinal de controle na ilustração abaixo)



2016 Pearson Education, Inc., Hoboken, NJ. All rights reserved 2004 Morgan Kaufmann Publishers

#### Leitura de registradores

A construção usando flip-flops D



"Write data" é o valor a ser armazenado em "Write register"



<sup>© 2016</sup> Pearson Education, Inc., Hoboken, NJ. All rights reserved. © 2004 Morgan Kaufmann Publishers

# Abstração para leitura de registradores





<sup>© 2016</sup> Pearson Education, Inc., Hoboken, NJ. All rights reserved. © 2004 Morgan Kaufmann Publishers

#### Escrita em registradores

■ Note que ainda usamos o clock real para determinar quando escrever



32 bits

<sup>© 2016</sup> Pearson Education, Inc., Hoboken, NJ. All rights reserved.

<sup>© 2004</sup> Morgan Kaufmann Publishers

#### Implementação simples

■ Inclusão de unidades funcionais que precisamos para cada instrução





Por que 4 bits?

1. Nem sempre 6 bits são necessários ou

2. Muitas instruções fazem a mesma operação, como add e addi.



- © 2016 Pearson Education, Inc., Hoboken, NJ. All rights reserved.
- © 2004 Morgan Kaufmann Publishers

# 2016 Pearson Education, Inc., Hoboken, NJ. All rights reserved. 2004 Morgan Kaufmann Publishers

#### Construção do datapath

- add \$s1, \$s2, \$s3
- lw \$s1, 10(\$s2)
- beq \$s1, \$s2, Label



- Seleção de operações a serem realizadas (ULA, read/write, etc);
- Controla o fluxo de dados (entradas de multiplexadores);
- Informação vem dos 32 bits de instrução;
- Exemplo:add \$8, \$17, \$18

| op     | rs    | rt    | rd    | shamt | funct  |
|--------|-------|-------|-------|-------|--------|
| 000000 | 10001 | 10010 | 01000 | 00000 | 100000 |

■ Operação da ULA são baseadas no tipo de instrução e código da função.

- O que a ULA deve fazer com essa instrução?
- Exemplo:
- lw, \$1, 100(\$2)

| op | rs | rt | <i>Offset</i> de 16bits |
|----|----|----|-------------------------|
| 35 | 2  | 1  | 100                     |

- Entrada de controle da ULA
  - 0000 AND
  - 0001 OR
  - 0010 add
  - 0110 subtract
  - 0111 set-on-less-than
  - 1100 NOR

- Deve descrever o hardware para computar a entrada de controle da ULA de 4 bits;
  - Tipo de instrução:

$$\bullet$$
 00 = lw, sw

■ 10 = aritmética

#### ALUOp

computado a partir do opcode

- Código de função para operações aritméticas
- Descrição usando uma tabela verdade (que podem ser tornar portas lógicas):

| AL     | Funct field |    |    |    |    |    |    |           |
|--------|-------------|----|----|----|----|----|----|-----------|
| ALUOp1 | ALUOp0      | F5 | F4 | F3 | F2 | F1 | F0 | Operation |
| 0      | 0           | Х  | Х  | Х  | Х  | Х  | Х  | 0010      |
| X      | 1           | Х  | Х  | Х  | Х  | Х  | Х  | 0110      |
| 1      | Х           | Х  | Х  | 0  | 0  | 0  | 0  | 0010      |
| 1      | Х           | Х  | Х  | 0  | 0  | 1  | 0  | 0110      |
| 1      | X           | Х  | Х  | 0  | 1  | 0  | 0  | 0000      |
| 1      | X           | Х  | Х  | 0  | 1  | 0  | 1  | 0001      |
| 1      | X           | Х  | Х  | 1  | 0  | 1  | 0  | 0111      |

0000 AND
0001 OR
0010 add
0110 subtract
0111 set-on-less-than
1100 NOR

+
add \$s1, \$s2, \$s3
lw \$s1, 10(\$s2)

beq \$\$1, \$\$2, Label

| add | \$s2 | \$s3 | \$s1     | 0    | funct |  |
|-----|------|------|----------|------|-------|--|
| lw  | \$s2 | \$sl | imediato |      |       |  |
| beq | \$sl | \$s2 | er       | reço |       |  |



| PERSONAL PROPERTY. | Instruction | RegDst | ALUSrc | Memto-<br>Reg |   |   |   | Branch | ALUOp1 | ALUp0 |
|--------------------|-------------|--------|--------|---------------|---|---|---|--------|--------|-------|
|                    | R-format    | 1      | 0      | 0             | 1 | 0 | 0 | 0      | 1      | 0     |
| 4                  | lw          | 0      | 1      | 1             | 1 | 1 | 0 | 0      | 0      | 0     |
|                    | SW          | Χ      | 1      | Χ             | 0 | 0 | 1 | 0      | 0      | 0     |
|                    | beq         | Χ      | 0      | Х             | 0 | 0 | 0 | 1      | 0      | 1     |

2016 Pearson Education, Inc., Hoboken, NJ. All rights reserved 2004 Morgan Kaufmann Publishers

■ Lógica combinacional simples (tabelas verdade)





<sup>© 2016</sup> Pearson Education, Inc., Hoboken, NJ. All rights reserved. © 2004 Morgan Kaufmann Publishers

# Nossa estrutura de controle simples

- Todas as operações lógicas são combinacionais;
- Esperamos que tudo esteja sincronizado para que a coisa certa seja feita:
  - ULA pode não produzir a "resposta certa" imediatamente;
  - Usamos sinais de escrita junto com o relógio para determinar quando escrever.
- Os tempos de ciclo são determinados pelo comprimento do caminho mais longo



# Hoboken, NJ. All rights reserved 2004 Morgan Kaufmann Publishers

#### Implementação de monociclo

- Calcule o tempo de ciclo assumindo atrasos insignificantes, exceto:
  - Memória (200ps),
  - ULA e somadores (100ps),
  - Registrar acesso ao arquivo (50ps).

 $ps = 10^{-12}$  do segundo



add = 400ps lw = 600ps sw = 550 ps beq = 350 ps

Portanto, clock de 600 ps



### Organização MIPS

Agradeço a Prof. Dr. Fábio A. M. Cappabianco, pelos materiais disponibilizados.

© 2016 Pearson Education, Inc., Hoboken, NJ. All rights reserved.
© 2004 Morgan Kaufmann Publishers